關(guān)于昆山PCB設(shè)計(jì)中的阻抗匹配
發(fā)布時(shí)間:2016-07-07 08:13:38 分類:行業(yè)新聞
在高速昆山PCB設(shè)計(jì)中,阻抗的匹配與否關(guān)系到信號(hào)的質(zhì)量?jī)?yōu)劣。阻抗匹配的技術(shù)可以說(shuō)是豐富多樣,但是在具體的系統(tǒng)中怎樣才能比較合理的應(yīng)用,需要衡量多個(gè)方面的因素。
串聯(lián)終端匹配的理論出發(fā)點(diǎn)是在信號(hào)源端阻抗低于傳輸線特征阻抗的條件下,在信號(hào)的源端和傳輸線之間串接一個(gè)電阻R,使源端的輸出阻抗與傳輸線的特征阻抗相匹配,抑制從負(fù)載端反射回來(lái)的信號(hào)發(fā)生再次反射。
相對(duì)并聯(lián)匹配來(lái)說(shuō),串聯(lián)匹配不要求信號(hào)驅(qū)動(dòng)器具有很大的電流驅(qū)動(dòng)能力。選擇串聯(lián)終端匹配電阻值的原則很簡(jiǎn)單,就是要求匹配電阻值與驅(qū)動(dòng)器的輸出阻抗之和與傳輸線的特征阻抗相等。理想的信號(hào)驅(qū)動(dòng)器的輸出阻抗為零,實(shí)際的驅(qū)動(dòng)器總是有比較小的輸出阻抗,而且在信號(hào)的電平發(fā)生變化時(shí),輸出阻抗可能不同。鏈狀拓?fù)浣Y(jié)構(gòu)的信號(hào)網(wǎng)路不適合使用串聯(lián)終端匹配,所有的負(fù)載必須接到傳輸線的末端。串聯(lián)匹配是常用的終端匹配方法。它的優(yōu)點(diǎn)是功耗小,不會(huì)給驅(qū)動(dòng)器帶來(lái)額外的直流負(fù)載,也不會(huì)在信號(hào)和地之間引入額外的阻抗;而且只需要一個(gè)電阻元件。
并聯(lián)終端匹配的理論出發(fā)點(diǎn)是在信號(hào)源端阻抗很小的情況下,通過(guò)增加并聯(lián)電阻使負(fù)載端輸入阻抗與傳輸線的特征阻抗相匹配,達(dá)到消除負(fù)載端反射的目的。實(shí)現(xiàn)形式分為單電阻和雙電阻兩種形式。在實(shí)際的電路系統(tǒng)中,芯片的輸入阻抗很高,因此對(duì)單電阻形式來(lái)說(shuō),負(fù)載端的并聯(lián)電阻值必須與傳輸線的特征阻抗相近或相等。雙電阻形式的并聯(lián)匹配,也被稱作戴維南終端匹配,要求的電流驅(qū)動(dòng)能力比單電阻形式小。這是因?yàn)閮呻娮璧牟⒙?lián)值與傳輸線的特征阻抗相匹配,每個(gè)電阻都比傳輸線的特征阻抗大。
此外還有AC終端匹配、基于二極管的電壓鉗位等匹配方式。根據(jù)不同的
設(shè)計(jì)需求采取不同的方式。
來(lái)源:
關(guān)于昆山PCB設(shè)計(jì)中的阻抗匹配